FPGA-based Hardware-in-the-Loop system bits capacity evaluation based on induction motor model

Результат исследований: Глава в книге, отчете, сборнике статейМатериалы конференции

3 Цитирования (Scopus)
Язык оригиналаАнглийский
Название основной публикацииConference Proceedings - 2017 17th IEEE International Conference on Environment and Electrical Engineering and 2017 1st IEEE Industrial and Commercial Power Systems Europe, EEEIC / I and CPS Europe 2017
ИздательInstitute of Electrical and Electronics Engineers Inc.
ISBN (электронное издание)9781538639160
DOI
СостояниеОпубликовано - 12 июл 2017
Событие17th IEEE International Conference on Environment and Electrical Engineering and 2017 1st IEEE Industrial and Commercial Power Systems Europe, EEEIC / I and CPS Europe 2017 - Milan, Италия
Продолжительность: 6 июн 20179 июн 2017

Конференция

Конференция17th IEEE International Conference on Environment and Electrical Engineering and 2017 1st IEEE Industrial and Commercial Power Systems Europe, EEEIC / I and CPS Europe 2017
СтранаИталия
ГородMilan
Период06/06/201709/06/2017

Предметные области ASJC Scopus

  • Energy Engineering and Power Technology
  • Electrical and Electronic Engineering
  • Industrial and Manufacturing Engineering
  • Environmental Engineering

Предметные области WoS

  • Энергия и виды топлива
  • Технологии, Электротехника и электроника

Fingerprint Подробные сведения о темах исследования «FPGA-based Hardware-in-the-Loop system bits capacity evaluation based on induction motor model». Вместе они формируют уникальный семантический отпечаток (fingerprint).

Цитировать